集成電路IC后端設計培訓大綱
第一階段
計算機操作系統UNIX應用基礎;
半導體器件原理及集成電路概論;
集成電路設計導論及流程;
版圖設計工具及使用方法;
項目設計實踐(C)。
CMOS集成電路設計原理;
ASIC設計導論;
IC布局布線設計;
可測性設計;
項目設計實踐。
Synopsys DC(Design Compiler) 綜合
1,綜合的概念
2,綜合庫與工具介紹
3,工作環境的設立和關鍵命令
4,綜合前的準備工作
5,芯片邏輯代碼和流片廠庫的結合
6,綜合的過程
7, 綜合后網表的導出
8,時序SDC的導出
9,Synopsys DC 為Cadence Encounter工具所做的準備工作。
10,快速綜合TCL腳本使用技巧
Cadence Encounter 布局布線
1.網表和工程庫的結合
2,環境變量的設置和關鍵命令
3,布局布線前的準備工作
4,Synopsys DC工具和Cadence Encounter工具的銜接和配合
2.Floor plan
3.電源規劃
4.布局、擺放
5.時鐘樹
6.布線
Cadence Virtuos 芯片焊盤和封裝
1,環境變量的設置和關鍵命令
2,庫的導入
3,快速建立工作環境的方法
4,焊盤庫和工藝庫的建立
5,Encounter def文件的導入
6,Encounter和Virtuoso的配合
7,芯片文件的導入
8,焊盤和封裝的仿真
9,焊盤、封裝與芯片的管腳規劃
10,連線技巧
Synopsys PT(PrimeTime) 驗證仿真
1,環境變量的設置
2,關鍵命令
3,仿真驗證過程
4,仿真驗證報告的產生
5,快速驗證技巧
6,TCL腳本的使用技巧
第二階段
1.Floor plan
2.電源規劃
3.布局、擺放
4.時鐘樹
5.布線
6.RC extraction
7.靜態時序分析(STA)
8.驗證
1)DRC
2)lvs
3)erc
9.項目實戰
10.數字后端全流程設計工具
11.相關工藝庫文件
第三階段 芯片后端全工具鏈、全流程實戰演練 |